老司机午夜精品_国产精品高清免费在线_99热点高清无码中文字幕_在线观看国产成人AV天堂_中文字幕国产91

芯片設(shè)計工具

發(fā)布:探針臺 2020-04-16 16:38 閱讀:1730
IC設(shè)計完整流程及工具 ,`t+X=#  
IC的設(shè)計過程可分為兩個部分,分別為:前端設(shè)計(也稱邏輯設(shè)計)和后端設(shè)計(也稱物理設(shè)計),這兩個部分并沒有統(tǒng)一嚴(yán)格的界限,凡涉及到與工藝有關(guān)的設(shè)計可稱為后端設(shè)計。 @^| [J _4  
前端設(shè)計的主要流程: *OLqr/ yb  
1、規(guī)格制定 y% bIO6u:  
芯片規(guī)格,也就像功能列表一樣,是客戶向芯片設(shè)計公司(稱為Fabless,無晶圓設(shè)計公司)提出的設(shè)計要求,包括芯片需要達到的具體功能和性能方面的要求。 kmC@\xTp  
2、詳細(xì)設(shè)計 ggD T5hb  
Fabless根據(jù)客戶提出的規(guī)格要求,拿出設(shè)計解決方案和具體實現(xiàn)架構(gòu),劃分模塊功能。  2U)n^  
3、HDL編碼 lu.]R>w  
使用硬件描述語言(VHDLVerilog HDL,業(yè)界公司一般都是使用后者)將模塊功能以代碼來描述實現(xiàn),也就是將實際的硬件電路功能通過HDL語言描述出來,形成RTL(寄存器傳輸級)代碼。 ]dUG=dWO  
4、仿真驗證 ,AnD%#o  
仿真驗證就是檢驗編碼設(shè)計的正確性,檢驗的標(biāo)準(zhǔn)就是第一步制定的規(guī)格。看設(shè)計是否精確地滿足了規(guī)格中的所有要求。規(guī)格是設(shè)計正確與否的黃金標(biāo)準(zhǔn),一切違反,不符合規(guī)格要求的,就需要重新修改設(shè)計和編碼。設(shè)計和仿真驗證是反復(fù)迭代的過程,直到驗證結(jié)果顯示完全符合規(guī)格標(biāo)準(zhǔn)。仿真驗證工具Mentor公司的Modelsim, SynopsysVCS,還有CadenceNC-Verilog均可以對RTL級的代碼進行設(shè)計驗證,該部分個人一般使用第一個-Modelsim。該部分稱為前仿真,接下來邏輯部分綜合之后再一次進行的仿真可稱為后仿真。 wI@87&  
5、邏輯綜合――Design Compiler 5Zq hyv=  
仿真驗證通過,進行邏輯綜合。邏輯綜合的結(jié)果就是把設(shè)計實現(xiàn)的HDL代碼翻譯成門級網(wǎng)表netlist。綜合需要設(shè)定約束條件,就是你希望綜合出來的電路在面積,時序等目標(biāo)參數(shù)上達到的標(biāo)準(zhǔn)。邏輯綜合需要基于特定的綜合庫,不同的庫中,門電路基本標(biāo)準(zhǔn)單元(standard cell)的面積,時序參數(shù)是不一樣的。所以,選用的綜合庫不一樣,綜合出來的電路在時序,面積上是有差異的。一般來說,綜合完成后需要再次做仿真驗證(這個也稱為后仿真,之前的稱為前仿真)邏輯綜合工具SynopsysDesign Compiler,仿真工具選擇上面的三種仿真工具均可。 -[=~!Qr:  
6、STA 6ll!7U(9(  
Static Timing AnalysisSTA),靜態(tài)時序分析,這也屬于驗證范疇,它主要是在時序上對電路進行驗證,檢查電路是否存在建立時間(setup time)和保持時間(hold time)的違例(violation)。這個是數(shù)字電路基礎(chǔ)知識,一個寄存器出現(xiàn)這兩個時序違例時,是沒有辦法正確采樣數(shù)據(jù)和輸出數(shù)據(jù)的,所以以寄存器為基礎(chǔ)的數(shù)字芯片功能肯定會出現(xiàn)問題。STA工具有SynopsysPrime Time。 d]DV\*v  
7、形式驗證 f~VlCdf+  
這也是驗證范疇,它是從功能上(STA是時序上)對綜合后的網(wǎng)表進行驗證。常用的就是等價性檢查方法,以功能驗證后的HDL設(shè)計為參考,對比綜合后的網(wǎng)表功能,他們是否在功能上存在等價性。這樣做是為了保證在邏輯綜合過程中沒有改變原先HDL描述的電路功能。形式驗證工具有SynopsysFormality。前端設(shè)計的流程暫時寫到這里。從設(shè)計程度上來講,前端設(shè)計的結(jié)果就是得到了芯片的門級網(wǎng)表電路。 $toTMah w  
Backend design flow后端設(shè)計流程 : R'Jrbe|  
1、DFT kY)Vr3uGA  
Design ForTest,可測性設(shè)計。芯片內(nèi)部往往都自帶測試電路,DFT的目的就是在設(shè)計的時候就考慮將來的測試。DFT的常見方法就是,在設(shè)計中插入掃描鏈,將非掃描單元(如寄存器)變?yōu)閽呙鑶卧。關(guān)于DFT,有些書上有詳細(xì)介紹,對照圖片就好理解一點。DFT工具SynopsysDFT Compiler !|[rh,e]  
2、布局規(guī)劃(FloorPlan) sF{~7IB  
布局規(guī)劃就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規(guī)劃能直接影響芯片最終的面積。工具為SynopsysAstro ]PS`"o,pF$  
3、CTS k%6CkC w