老司机午夜精品_国产精品高清免费在线_99热点高清无码中文字幕_在线观看国产成人AV天堂_中文字幕国产91

芯片設(shè)計(jì)詳細(xì)內(nèi)容和工具

發(fā)布:探針臺(tái) 2020-02-25 14:54 閱讀:2617
IC設(shè)計(jì)完整流程及工具
BN~gk~t_  
IC的設(shè)計(jì)過程可分為兩個(gè)部分,分別為:前端設(shè)計(jì)(也稱邏輯設(shè)計(jì))和后端設(shè)計(jì)(也稱物理設(shè)計(jì)),這兩個(gè)部分并沒有統(tǒng)一嚴(yán)格的界限,凡涉及到與工藝有關(guān)的設(shè)計(jì)可稱為后端設(shè)計(jì)。 W^k|*Y|  
前端設(shè)計(jì)的主要流程: tW -f_0a.  
1、規(guī)格制定 @2;/-,4O  
芯片規(guī)格,也就像功能列表一樣,是客戶向芯片設(shè)計(jì)公司(稱為Fabless,無晶圓設(shè)計(jì)公司)提出的設(shè)計(jì)要求,包括芯片需要達(dá)到的具體功能和性能方面的要求。 \3WQ<t)W  
2、詳細(xì)設(shè)計(jì) BY5ODc$  
Fabless根據(jù)客戶提出的規(guī)格要求,拿出設(shè)計(jì)解決方案和具體實(shí)現(xiàn)架構(gòu),劃分模塊功能。 Pm/Rc  
3、HDL編碼 PC<[ $~  
使用硬件描述語言(VHDL,Verilog HDL,業(yè)界公司一般都是使用后者)將模塊功能以代碼來描述實(shí)現(xiàn),也就是將實(shí)際的硬件電路功能通過HDL語言描述出來,形成RTL(寄存器傳輸級(jí))代碼。 q2e=(]rKE{  
4、仿真驗(yàn)證 K(3_1*e  
仿真驗(yàn)證就是檢驗(yàn)編碼設(shè)計(jì)的正確性,檢驗(yàn)的標(biāo)準(zhǔn)就是第一步制定的規(guī)格?丛O(shè)計(jì)是否精確地滿足了規(guī)格中的所有要求。規(guī)格是設(shè)計(jì)正確與否的黃金標(biāo)準(zhǔn),一切違反,不符合規(guī)格要求的,就需要重新修改設(shè)計(jì)和編碼。設(shè)計(jì)和仿真驗(yàn)證是反復(fù)迭代的過程,直到驗(yàn)證結(jié)果顯示完全符合規(guī)格標(biāo)準(zhǔn)。仿真驗(yàn)證工具Mentor公司的Modelsim, Synopsys的VCS,還有Cadence的NC-Verilog均可以對(duì)RTL級(jí)的代碼進(jìn)行設(shè)計(jì)驗(yàn)證,該部分個(gè)人一般使用第一個(gè)-Modelsim。該部分稱為前仿真,接下來邏輯部分綜合之后再一次進(jìn)行的仿真可稱為后仿真。 @OGHS}-\  
5、邏輯綜合――Design Compiler :pCv!g2  
仿真驗(yàn)證通過,進(jìn)行邏輯綜合。邏輯綜合的結(jié)果就是把設(shè)計(jì)實(shí)現(xiàn)的HDL代碼翻譯成門級(jí)網(wǎng)表netlist。綜合需要設(shè)定約束條件,就是你希望綜合出來的電路在面積,時(shí)序等目標(biāo)參數(shù)上達(dá)到的標(biāo)準(zhǔn)。邏輯綜合需要基于特定的綜合庫(kù),不同的庫(kù)中,門電路基本標(biāo)準(zhǔn)單元(standard cell)的面積,時(shí)序參數(shù)是不一樣的。所以,選用的綜合庫(kù)不一樣,綜合出來的電路在時(shí)序,面積上是有差異的。一般來說,綜合完成后需要再次做仿真驗(yàn)證(這個(gè)也稱為后仿真,之前的稱為前仿真)邏輯綜合工具Synopsys的Design Compiler,仿真工具選擇上面的三種仿真工具均可。 Rn_FYP  
6、STA 6%B)  
Static Timing Analysis(STA),靜態(tài)時(shí)序分析,這也屬于驗(yàn)證范疇,它主要是在時(shí)序上對(duì)電路進(jìn)行驗(yàn)證,檢查電路是否存在建立時(shí)間(setup time)和保持時(shí)間(hold time)的違例(violation)。這個(gè)是數(shù)字電路基礎(chǔ)知識(shí),一個(gè)寄存器出現(xiàn)這兩個(gè)時(shí)序違例時(shí),是沒有辦法正確采樣數(shù)據(jù)和輸出數(shù)據(jù)的,所以以寄存器為基礎(chǔ)的數(shù)字芯片功能肯定會(huì)出現(xiàn)問題。STA工具有Synopsys的Prime Time。 U~GQ JR  
7、形式驗(yàn)證 n)uck5  
這也是驗(yàn)證范疇,它是從功能上(STA是時(shí)序上)對(duì)綜合后的網(wǎng)表進(jìn)行驗(yàn)證。常用的就是等價(jià)性檢查方法,以功能驗(yàn)證后的HDL設(shè)計(jì)為參考,對(duì)比綜合后的網(wǎng)表功能,他們是否在功能上存在等價(jià)性。這樣做是為了保證在邏輯綜合過程中沒有改變?cè)菻DL描述的電路功能。形式驗(yàn)證工具有Synopsys的Formality。前端設(shè)計(jì)的流程暫時(shí)寫到這里。從設(shè)計(jì)程度上來講,前端設(shè)計(jì)的結(jié)果就是得到了芯片的門級(jí)網(wǎng)表電路。 ,<t)aZL,A;  
Backend design flow后端設(shè)計(jì)流程 : [vTk*#Cl4  
1、DFT l<)k`lrMX4  
Design ForTest,可測(cè)性設(shè)計(jì)。芯片內(nèi)部往往都自帶測(cè)試電路,DFT的目的就是在設(shè)計(jì)的時(shí)候就考慮將來的測(cè)試。DFT的常見方法就是,在設(shè)計(jì)中插入掃描鏈,將非掃描單元(如寄存器)變?yōu)閽呙鑶卧。關(guān)于DFT,有些書上有詳細(xì)介紹,對(duì)照?qǐng)D片就好理解一點(diǎn)。DFT工具Synopsys的DFT Compiler aCF=Og  
2、布局規(guī)劃(FloorPlan) vACJE  
布局規(guī)劃就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規(guī)劃能直接影響芯片最終的面積。工具為Synopsys的Astro ' 4.T1i,  
3、CTS !dV2:`|+  
Clock Tree Synthesis,時(shí)鐘樹綜合,簡(jiǎn)單點(diǎn)說就是時(shí)鐘的布線。由于時(shí)鐘信號(hào)在數(shù)字芯片的全局指揮作用,它的分布應(yīng)該是對(duì)稱式的連到各個(gè)寄存器單元,從而使時(shí)鐘從同一個(gè)時(shí)鐘源到達(dá)各個(gè)寄存器時(shí),時(shí)鐘延遲差異最小。這也是為什么時(shí)鐘信號(hào)需要單獨(dú)布線的原因。CTS工具,Synopsys的Physical Compiler -d4|EtN  
4、布線(Place & Route) G@+R!IG  
這里的布線就是普通信號(hào)布線了,包括各種標(biāo)準(zhǔn)單元(基本邏輯門電路)之間的走線。比如我們平常聽到的0.13um工藝,或者說90nm工藝,實(shí)際上就是這里金屬布線可以達(dá)到的最小寬度,從微觀上看就是MOS管的溝道長(zhǎng)度。工具Synopsys的Astro E0)43  
5、寄生參數(shù)提取 )>(ZX9diV  
由于導(dǎo)線本身存在的電阻,相鄰導(dǎo)線之間的互感,耦合電容在芯片內(nèi)部會(huì)產(chǎn)生信號(hào)噪聲,串?dāng)_和反射。這些效應(yīng)會(huì)產(chǎn)生信號(hào)完整性問題,導(dǎo)致信號(hào)電壓波動(dòng)和變化,如果嚴(yán)重就會(huì)導(dǎo)致信號(hào)失真錯(cuò)誤。提取寄生參數(shù)進(jìn)行再次的分析驗(yàn)證,分析信號(hào)完整性問題是非常重要的。工具Synopsys的Star-RCXT 045_0+r"@  
6、版圖物理驗(yàn)證 &e \UlM22  
對(duì)完成布線的物理版圖進(jìn)行功能和時(shí)序上的驗(yàn)證,驗(yàn)證項(xiàng)目很多,如LVS(Layout Vs Schematic)驗(yàn)證,簡(jiǎn)單說,就是版圖與邏輯綜合后的門級(jí)電路圖的對(duì)比驗(yàn)證;DRC(Design Rule Checking):設(shè)計(jì)規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求,ERC(Electrical Rule Checking):電氣規(guī)則檢查,檢查短路和開路等電氣 規(guī)則違例;等等。工具為Synopsys的Hercules實(shí)際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進(jìn)步產(chǎn)生的DFM(可制造性設(shè)計(jì))問題,在此不說了。物理版圖驗(yàn)證完成也就是整個(gè)芯片設(shè)計(jì)階段完成,下面的就是芯片制造了。物理版圖以GDSII的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實(shí)際的電路,再進(jìn)行封裝和測(cè)試,就得到了我們實(shí)際看見的芯片。 =mYwO=:D  
芯片失效分析實(shí)驗(yàn)室介紹,能夠依據(jù)國(guó)際、國(guó)內(nèi)和行業(yè)標(biāo)準(zhǔn)實(shí)施檢測(cè)工作,開展從底層芯片到實(shí)際產(chǎn)品,從物理到邏輯全面的檢測(cè)工作,提供芯片預(yù)處理、側(cè)信道攻擊、光攻擊、侵入式攻擊、環(huán)境、電壓毛刺攻擊、電磁注入、放射線注入、物理安全、邏輯安全、功能、兼容性和多點(diǎn)激光注入等安全檢測(cè)服務(wù),同時(shí)可開展模擬重現(xiàn)智能產(chǎn)品失效的現(xiàn)象,找出失效原因的失效分析檢測(cè)服務(wù),主要包括點(diǎn)針工作站(Probe Station)、反應(yīng)離子刻蝕(RIE)、微漏電偵測(cè)系統(tǒng)(EMMI)、X-Ray檢測(cè),缺陷切割觀察系統(tǒng)(FIB系統(tǒng))等檢測(cè)試驗(yàn)。實(shí)現(xiàn)對(duì)智能產(chǎn)品質(zhì)量的評(píng)估及分析,為智能裝備產(chǎn)品的芯片、嵌入式軟件以及應(yīng)用提供質(zhì)量保證。 dvu8V_U  
FaLc*CU  
國(guó)家應(yīng)用軟件產(chǎn)品質(zhì)量監(jiān)督檢驗(yàn)中心 y#{v\h Cz  
北京軟件產(chǎn)品質(zhì)量檢測(cè)檢驗(yàn)中心 6 hiWgbE  
智能產(chǎn)品檢測(cè)部 Q*ixg$>  
趙工 awl3|k/  
座機(jī)010-82825511-728 w2) @o >w  
手機(jī)13488683602 V [Wo9Y\  
微信a360843328 Fv-~v&  
[email=郵箱zhaojh@kw.beijing.gov.cn]郵箱zhaojh@kw.beijing.gov.cn[/email]
分享到:

最新評(píng)論

我要發(fā)表 我要評(píng)論
限 50000 字節(jié)
關(guān)于我們
網(wǎng)站介紹
免責(zé)聲明
加入我們
贊助我們
服務(wù)項(xiàng)目
稿件投遞
廣告投放
人才招聘
團(tuán)購(gòu)天下
幫助中心
新手入門
發(fā)帖回帖
充值VIP
其它功能
站內(nèi)工具
清除Cookies
無圖版
手機(jī)瀏覽
網(wǎng)站統(tǒng)計(jì)
交流方式
聯(lián)系郵箱:商務(wù)合作 站務(wù)處理
微信公眾號(hào):opticsky 微信號(hào):cyqdesign
新浪微博:光行天下OPTICSKY
QQ號(hào):9652202
主辦方:成都光行天下科技有限公司
Copyright © 2005-2024 光行天下 蜀ICP備06003254號(hào)-1